본문 바로가기

Programming/SystemVerilog

(5)
UVM TLM 인터페이스 export, port, imp port 차이점 UVM TLM 포트 종류 UVM TLM Export UVM TLM Port UVM TLM Imp Port 1. UVM TLM Export UVM TLM Export는 child component에서 Parent component로 트랜잭션을 포워딩하는 포트이다. 그러니까, component a 안에 child component b 가 있고, 그 안에서 child component c가 인스턴스화되었다고 할 때, c에서 만든 트랜잭션이 b를 지나 a를 지나 a 바깥에 있는 어떤 컴포넌트 d랑 통신하고자 할때! a->b->c를 잇는 것이 uvm tlm export이다. child 컴포넌트에서 만들어진 트랜잭션을, 최종 통신을 위해 제일 상위의 부모 컴포넌트로 보내게 해주는 것이 TLM Export! TLM ..
UVM TLM port interface 관련 메소드들 put .put(trans)을 호출함으로써, 다른 component로 transaction을 전송한다. put() 메소드는 blocking이므로, transaction이 성공적으로 보내지기 전까지는 함수가 return되지 않는다. ==> 동작을 멈추고 기다린다는 뜻. 시뮬레이션 타임 소모. get .get(trans)을 호출함으로써, 다른 component로부터 transaction을 회수한다. get() 메소드는 blocking 이므로, transaction을 성공적으로 가져오기 전까지는 함수가 return되지 않는다. ==> 동작을 멈추고 기다린다는 뜻. 시뮬레이션 타임 소모. 예를들면 상대방으로부터 패킷을 받을때까지 1초..2초...3초... 이렇게 기다려. get() method call cons..
UVM TLM에 대해서 알아봅시다! TLM이 뭐지..?? 이 개념을 알기까지 넘 오래 걸렸다... Transaction이 뭔지 제대로 설명해주는 문서도 없어! 죄다 영어야!! RTL로 작성된 Design에서.. rtl이 주고받는 signal은 클록에 맞춰서 drive/load 된다. 이에 대비되는 개념으로 transaction은 검증 컴포넌트 간 주고 받는 아이템으로, DUT의 signal과 달리 timing을 신경 쓸 필요가 없다. 검증시 input에게 줄 stimuli의 내용과 규칙 등을 signal보단 좀더 추상적인 레벨에서 나타낸 것이다. timing에 맞춰야하고 더 엄격하게 작성되는 하드웨어 수준에서의 signal을, 검증 컴포넌트끼리 통신할 때까지 갖고갈 필요는 없기 때문에, signal보단 추상적인 개념인 transaction..
항상 헷갈리는 시스템베릴로그 $cast - Up-Casting과 Down-Casting SystemVerilog $cast는 봐도 봐도 헷갈림 ㅠ Down - Casting down casting : child class handle은 parent class 핸들로 copy 될 수 있다. 왜 down casting이냐면, child-class는 parent class에는없는 child class 고유의 속성들도 갖고 있기 때문이다. ( 이하 P 와 C ) P class 핸들로 C class handle을 복사하면, C class에만 있던 클래스 멤버들은 P class 핸들로는 접근할 수 없게 된다. P class 핸들은 P class member 들만 접근 가능하다. 따라서 down-casting이라고 한다. ==> 축소 개념 여기서 알아둬야 할 것은, P class가 여전히 C class..
시스템베릴로그의 Virtual Classes와 Polymorphism virtual class 다른 클래스들의 parent로서밖에 존재하지 못하는 클래스 virtual class instance는 constructor를 통해 인스턴스화 될 수 없지만, 다른 클래스 객체를 가리키는 handle로서 존재할 수 있다. virtual class라고 정의되며, 실제 인스턴스화 될 수 없으므로 abstract 클래스라고도 부른다. virtual class에 function을 define할 수는 있으나, 실제로 이 함수를 implement하는 주체는 virtual class를 extend한 child class이다. Polymorphism polymorphism이란 한국어로 번역하면 다형성인데, 기본적인 정의는 구글링하면 많이 나오니까 시스템베릴로그에서 갖는 의미에 좀더 집중하여 서술..