본문 바로가기

나홀로 세미나/아날로그 CMOS 집적회로 설계

(7)
cascode 캐스코드 4 -캐스코드 토폴로지 (Cascode Topology) -전압 변화 특성 -캐스코드의 바이어스 조건 -캐스코드의 입출력 특성(대신호 동작) -캐스코드의 소신호등가회로 & 소신호특성 -캐스코드 토폴로지의 출력저항 -캐스코드 토폴로지 응용 - 추가) Shielding Property -축소형 캐스코드와 폴디드 캐스코드 파란색 글씨는 저의 개인적인 생각과 견해입니다. 9. 축소형 캐스코드와 폴디드 캐스코드 이번 포스팅에서는 조금 특이한 구조의 캐스코드 토폴로지 응용들을 살펴본다! 1) 축소형 캐스코드 (minimalist cascode) - poor man's cascode라고 함 - M2는 트라이오드 영역에서 동작한다. M1 이 turn on 되려면 gate 전압이 Source 전압보다 Vth만큼 커야한다. ..
cascode 캐스코드 3 -캐스코드 토폴로지 (Cascode Topology) -전압 변화 특성 -캐스코드의 바이어스 조건 -캐스코드의 입출력 특성(대신호 동작) -캐스코드의 소신호등가회로 & 소신호특성 -캐스코드 토폴로지의 출력저항 -캐스코드 토폴로지 응용 - 추가) Shielding Property -축소형 캐스코드와 폴디드 캐스코드 파란색 글씨는 저의 개인적인 생각과 견해입니다. 7. 캐스코드 토폴로지의 응용 캐스코드 구조는 증폭기말고 Constant Current Source (정전류원)으로서 응용될 수 있다. 우리가 회로에서 이상적인 전류원의 출력 저항은 무한대로 생각한다. 왜냐하면 양단의 전압이 바뀌어도 일정한 전류를 흘려주기 때문이다. (V=IR 공식을 생각하면 쉽다.) 이처럼 출력저항이 높은 캐스코드 구조는 이상적..
Cascode 캐스코드 2 -캐스코드 토폴로지 (Cascode Topology) -전압 변화 특성 -캐스코드의 바이어스 조건 -캐스코드의 입출력 특성(대신호 동작) -캐스코드의 소신호등가회로 & 소신호특성 -캐스코드 토폴로지의 출력저항 -캐스코드 토폴로지 응용 -축소형 캐스코드와 폴디드 캐스코드 파란색 글씨는 저의 개인적인 생각과 견해입니다. 4. 캐스코드의 입출력 특성 이번에는 캐스코드의 입력을 0~Vdd 까지 스윕(sweep) 하여 Vout을 관찰한다. 즉 캐스코드 스테이지의 대신호 입출력 특성을 본다. 1) Vin < Vth M1 off. 이므로 current path가 끊겨 있다. 따라서 Vout = Vdd이고 Vx는 Vth2 만큼의 전압 강하를 겪는다 Vx = Vb - Vth2 (Vth2는 M2의 게이트에 가했을 때 채널..
Cascode 캐스코드 1 -캐스코드 토폴로지 (Cascode Topology) -전압 변화 특성 -캐스코드의 바이어스 조건 -캐스코드의 입출력 특성(대신호 동작) -캐스코드의 소신호등가회로 & 소신호특성 -캐스코드 토폴로지의 출력저항 -캐스코드 토폴로지 응용 -축소형 캐스코드와 폴디드 캐스코드 파란색 글씨는 저의 개인적인 생각과 견해입니다. 1. 캐스코드 토폴로지 (Cascode Topology) 위 그림은 가장 기본적인 캐스코드 구조이다. 캐스코드 구조는 모스를 직렬로 위로 쌓아 올린 형태이다. 두 단으로 쪼개서 보면 Common- Source stage(M1)와 Common Gate stage(M2)의 직렬연결이라고 할 수 있다. M1 을 입력 소자, M2를 캐스코드 소자 라고 한다. 특징 : - M1 , M2는 같은 바이어..
Source Follower 3 1. Overview 2. 회로의 소신호이득 구하기 1) I-V 특성으로부터 2) SSM (Small Signal Model)로부터 3) analysis 3. 소신호 출력저항 SSM으로부터 4. Body 효과의 영향 & Body 효과를 포함한 SSM 5. SF의 단점(한계) 1) Non Linearity 2) Headroom Limit 3) Rload가 작을 때 (Common Source Stage와 비교) 4) 잡음 증가 5. SF의 단점 ( 한계 ) - 소스팔로워의 장점은 impedance matching. 즉 입력전압을 다음 stage에 잘 전달한다는 점이었다. - 소스팔로워의 제한(limitation)은 대표적으로 Non-linearity와 전압 헤드룸 제안이 있다. 1) Non Linearity..
Source Follower 2 1. Overview 2. 회로의 소신호이득 구하기 1) I-V 특성으로부터 2) SSM (Small Signal Model)로부터 3) analysis 3. 소신호 출력저항 SSM으로부터 4. Body 효과의 영향 & Body 효과를 포함한 SSM 5. SF의 단점(한계) 1) Non Linearity 2) Headroom Limit 3) Rload가 작을 때 (Common Source Stage와 비교) 4) 잡음 증가 3. 회로의 소신호 출력저항 1) 입출력 특성으로부터 (Vin - Vout Characteristic) 소스팔로워 회로의 small signal 이 바라보는 output impedance를 구하기 위해, input을 ac ground 로 접지시키고, 출력단에서 테스트 전압을 달아본다...
Source Follower 1 1. Overview 2. 회로의 소신호이득 구하기 1) I-V 특성으로부터 2) SSM (Small Signal Model)로부터 3) analysis 3. 소신호 출력저항 SSM으로부터 4. Body 효과의 영향 & Body 효과를 포함한 SSM 5. SF의 단점(한계) 1) Non Linearity 2) Headroom Limit 3) Rload가 작을 때 (Common Source Stage와 비교) 4) 잡음 증가 1. Overview 유한한 소스 저항을 갖는 구조로부터 공부를 시작한다. * 소스팔로워는 buffer로서 동작한다. - impedance matching을 한다. 즉, 낮은 임피던스의 부하 구동시, 전압이득 손실 없이 load를 구동 - 높은 input impedance, 작은 ou..